ihr 269 src/dps8/dps8_append.c L68_ (if (cpu.MR_cache.emr && cpu.MR_cache.ihr) ihr 316 src/dps8/dps8_append.c L68_ (if (cpu.MR_cache.emr && cpu.MR_cache.ihr) ihr 455 src/dps8/dps8_append.c if (cpu.MR_cache.emr && cpu.MR_cache.ihr) ihr 518 src/dps8/dps8_append.c if (cpu.MR_cache.emr && cpu.MR_cache.ihr) ihr 816 src/dps8/dps8_append.c L68_ (if (cpu.MR_cache.emr && cpu.MR_cache.ihr) ihr 955 src/dps8/dps8_append.c L68_ (if (cpu.MR_cache.emr && cpu.MR_cache.ihr) ihr 980 src/dps8/dps8_append.c L68_ (if (cpu.MR_cache.emr && cpu.MR_cache.ihr) ihr 1830 src/dps8/dps8_append.c L68_ (if (cpu.MR_cache.emr && cpu.MR_cache.ihr) ihr 3970 src/dps8/dps8_cpu.c if (! cpu.MR_cache.ihr) ihr 4063 src/dps8/dps8_cpu.c if (! cpu.MR_cache.ihr) ihr 4128 src/dps8/dps8_cpu.c cpu.MR.ihr = 0; ihr 462 src/dps8/dps8_cpu.h word1 ihr; // i k 30 Enable HR ihr 636 src/dps8/dps8_faults.c cpu.MR.ihr = 0; ihr 659 src/dps8/dps8_faults.c cpu.MR.ihr = 0; ihr 666 src/dps8/dps8_faults.c cpu.MR.ihr = 0; ihr 814 src/dps8/dps8_faults.c cpu.MR.ihr = 0; ihr 1404 src/dps8/dps8_ins.c cpu.MR.ihr = 0; ihr 7129 src/dps8/dps8_ins.c cpu.MR.ihr = getbits36_1 (cpu.CY, 30); ihr 7353 src/dps8/dps8_ins.c putbits36_1 (& cpu.Ypair[0], 30, cpu.MR.ihr); ihr 9088 src/dps8/dps8_ins.c if (cpu.MR_cache.emr && cpu.MR_cache.ihr && is_ou) ihr 9090 src/dps8/dps8_ins.c if (cpu.MR_cache.emr && cpu.MR_cache.ihr && is_du)